100% tevredenheidsgarantie Direct beschikbaar na je betaling Lees online óf als PDF Geen vaste maandelijkse kosten 4.2 TrustPilot
logo-home
College aantekeningen

chapitre4

Beoordeling
-
Verkocht
-
Pagina's
38
Geüpload op
29-10-2018
Geschreven in
2017/2018

Rechnerarchetiktur (Rechnerarchetiktur)

Instelling
Vak











Oeps! We kunnen je document nu niet laden. Probeer het nog eens of neem contact op met support.

Geschreven voor

Instelling
Studie
Vak

Documentinformatie

Geüpload op
29 oktober 2018
Aantal pagina's
38
Geschreven in
2017/2018
Type
College aantekeningen
Docent(en)
Rauber
Bevat
Alle colleges

Onderwerpen

Voorbeeld van de inhoud

Speicherorganisation



Nächstes Kapitel




5 Speicherorganisation
Speicherhierarchie
Cache-Charakteristika
Performance von Caches




T. Rauber, M. Korch Rechnerarchitektur und Rechnernetze (WS 2017/18) 375

,Speicherorganisation
Speicherhierarchie


Nächster Abschnitt




5 Speicherorganisation
Speicherhierarchie
Cache-Charakteristika
Performance von Caches




T. Rauber, M. Korch Rechnerarchitektur und Rechnernetze (WS 2017/18) 376

,Speicherorganisation
Speicherhierarchie


Motivation
Die Speicherorganisation eines Rechners soll sicherstellen, dass die von
der CPU benötigten Daten schnell genug zur Verfügung gestellt werden
können. Für den Hauptspeicher (main memory, MM) werden
DRAM-Chips verwendet.
Wiederholung: Für die Mikroprozessor-Entwicklung gilt:
bis ca. 2003 stieg die
SPEC-Integer-Leistung um ca. 52 % pro Jahr
SPEC-Floating-Point-Leistung um ca. 75 % pro Jahr

Für die Entwicklung von DRAM-Chips gilt für den gleichen Zeitraum:
die Speicherkapazität stieg um 40 bis 60 % pro Jahr
die Zugriffszeit für einen Speicherzugriff fiel um ca. 25 % pro Jahr
→ die Zugriffszeit verringert sich nicht so schnell wie die
Ausführungszeit von Operationen durch die CPU
→ die Bandbreite zwischen MM und Prozessor(kernen) wird zum
Flaschenhals
T. Rauber, M. Korch Rechnerarchitektur und Rechnernetze (WS 2017/18) 377

, Speicherorganisation
Speicherhierarchie


Lösungsansatz: Speicherhierarchie
Abhilfe: Verwendung einer Speicherhierarchie zur Verringerung der
mittleren Speicherzugriffszeit:
Einfügen von Caches zwischen MM und Prozessor, in die per Hardware
entsprechend einer vorgegebenen Nachladestrategie Daten geladen werden.
Wort Cache- Platten-
CPU Cache MM Platte
Block Block


der Zugriff auf den Cache ist wesentlich schneller als auf den MM
Register: typische Größe: 500 Bytes, typische Zugriffszeit: 0,5 ns
Cache: typische Größe: 16 KBytes – 32 MBytes, typische Zugriffszeit: 1–4 ns
MM: typische Größe: 1–256 GBytes, typische Zugriffszeit: 10–80 ns,
Platte: typische Größe: 100–2000 GBytes, typische Zugriffszeit: 4–15 ms


T. Rauber, M. Korch Rechnerarchitektur und Rechnernetze (WS 2017/18) 378
€3,49
Krijg toegang tot het volledige document:

100% tevredenheidsgarantie
Direct beschikbaar na je betaling
Lees online óf als PDF
Geen vaste maandelijkse kosten

Maak kennis met de verkoper
Seller avatar
moussahim

Maak kennis met de verkoper

Seller avatar
moussahim Universität Bayreuth
Volgen Je moet ingelogd zijn om studenten of vakken te kunnen volgen
Verkocht
0
Lid sinds
7 jaar
Aantal volgers
0
Documenten
9
Laatst verkocht
-

0,0

0 beoordelingen

5
0
4
0
3
0
2
0
1
0

Recent door jou bekeken

Waarom studenten kiezen voor Stuvia

Gemaakt door medestudenten, geverifieerd door reviews

Kwaliteit die je kunt vertrouwen: geschreven door studenten die slaagden en beoordeeld door anderen die dit document gebruikten.

Niet tevreden? Kies een ander document

Geen zorgen! Je kunt voor hetzelfde geld direct een ander document kiezen dat beter past bij wat je zoekt.

Betaal zoals je wilt, start meteen met leren

Geen abonnement, geen verplichtingen. Betaal zoals je gewend bent via iDeal of creditcard en download je PDF-document meteen.

Student with book image

“Gekocht, gedownload en geslaagd. Zo makkelijk kan het dus zijn.”

Alisha Student

Veelgestelde vragen