100% de satisfacción garantizada Inmediatamente disponible después del pago Tanto en línea como en PDF No estas atado a nada 4.2 TrustPilot
logo-home
Examen

ELEC 3908 Fall 2023 LAB: III MOSFET Square Law Parameter Execution and SPICE Model Simulation

Puntuación
-
Vendido
-
Páginas
12
Grado
A+
Subido en
24-11-2025
Escrito en
2025/2026

Introduction Analysing the silicon MOSFET’s ID vs VGS and ID vs VDS graphs is the aim of this lab experiment in which these graphs was acquired from a silicon MOSFET which was measured in the lab as well as use the experimental measurements to get the square law model’s critical parameters. The MOSFET is an n-channel switching transistor that is derived from the CD4007 DIP (Dual Inline Packaged) MOSFET, an integrated circuit [1]. IC-CAP software, which has the ability to optimise a device’s simulation model, will be used to test the device. In the data analysis phase that follows, the calculated findings and the experimental results from IC-CAP will be compared. Theory In the introduction, the model used for the MOSFET parameter(s) extraction is the Square Law Parameter Extraction model. This model consists of a set of equations which are presented below: Saturation drains source voltage: V DSsat=V GS−VT equation (1) [1] From equation 1 above, VT is the threshold voltage measured in volts. The current expression for VGS > VT and VDS < V DSsat in the Triode region is given as: I D=μnĈox W L ( V GS−VT )V DS− V DS 2 2 equation (2) [1] μn= Surface Mobility of electrons Ĉox= ∈0 x t ox = Oxide capacitance per unit area In the saturation region, the current expression VGS > VT and VDS > VDssat I D=μnĈox W L ( (V GS−VT ) 2 2 )(1+λV DS ) equation (3) [1] From equation (3), λ represents the channel length modulation parameter ( 1 V ) The threshold voltage is the sum of a “zero-bias” value plus a term depending on the source substrate bias. Thus, the equation is as follows VT=V¿−γ(√V SB+2φF−√2φF) equation (4) [1] From equation (4) above, the following are the parameters. V¿= zero-bias threshold voltage VSB= source to substrate potential φF= bulk potential γ = threshold modulation coefficient Experiment Plots Section 3.1 – ID vs VDS with z

Mostrar más Leer menos
Institución
Revision
Grado
Revision









Ups! No podemos cargar tu documento ahora. Inténtalo de nuevo o contacta con soporte.

Escuela, estudio y materia

Institución
Revision
Grado
Revision

Información del documento

Subido en
24 de noviembre de 2025
Número de páginas
12
Escrito en
2025/2026
Tipo
Examen
Contiene
Preguntas y respuestas

Temas

Vista previa del contenido

ELEC 3908 Fall 2023

LAB: III

MOSFET Square Law Parameter Execution
and SPICE Model Simulation
Submitted by:


Date Lab Performed: Friday 01 December 2023

Lab Section: A2




Carleton University

Ottawa, Ontario Canada

, Introduction

Analysing the silicon MOSFET’s ID vs VGS and ID vs VDS graphs is the aim of this lab
experiment in which these graphs was acquired from a silicon MOSFET which was measured
in the lab as well as use the experimental measurements to get the square law model’s critical
parameters. The MOSFET is an n-channel switching transistor that is derived from the
CD4007 DIP (Dual Inline Packaged) MOSFET, an integrated circuit [1]. IC-CAP software,
which has the ability to optimise a device’s simulation model, will be used to test the device.
In the data analysis phase that follows, the calculated findings and the experimental results
from IC-CAP will be compared.

Theory

In the introduction, the model used for the MOSFET parameter(s) extraction is the Square
Law Parameter Extraction model. This model consists of a set of equations which are
presented below:

Saturation drains source voltage:

V DS =V GS −V T equation (1) [1]
sat




From equation 1 above, VT is the threshold voltage measured in volts.

The current expression for VGS > VT and VDS < V DS in the Triode region is given as:
sat




2
W V DS
I D =μn Ĉox ( V GS−V T ) V DS− equation (2) [1]
L 2

μn = Surface Mobility of electrons

Ĉ ox = 0 x = Oxide capacitance per unit area
t ox

In the saturation region, the current expression VGS > VT and VDS > VDssat

2
W ( V GS−V T )
I D =μn Ĉox
L ( 2 )
( 1+ λ V DS ) equation (3) [1]


From equation (3), λ represents the channel length modulation parameter ( V1 )
The threshold voltage is the sum of a “zero-bias” value plus a term depending on the source
substrate bias. Thus, the equation is as follows

V T =V ¿ −γ ( √ V SB +2 φF −√ 2 φ F ) equation (4) [1]
7,06 €
Accede al documento completo:

100% de satisfacción garantizada
Inmediatamente disponible después del pago
Tanto en línea como en PDF
No estas atado a nada

Conoce al vendedor

Seller avatar
Los indicadores de reputación están sujetos a la cantidad de artículos vendidos por una tarifa y las reseñas que ha recibido por esos documentos. Hay tres niveles: Bronce, Plata y Oro. Cuanto mayor reputación, más podrás confiar en la calidad del trabajo del vendedor.
Abbyy01 Exam Questions
Seguir Necesitas iniciar sesión para seguir a otros usuarios o asignaturas
Vendido
91
Miembro desde
3 año
Número de seguidores
33
Documentos
1120
Última venta
1 mes hace

3,5

13 reseñas

5
5
4
2
3
3
2
1
1
2

Recientemente visto por ti

Por qué los estudiantes eligen Stuvia

Creado por compañeros estudiantes, verificado por reseñas

Calidad en la que puedes confiar: escrito por estudiantes que aprobaron y evaluado por otros que han usado estos resúmenes.

¿No estás satisfecho? Elige otro documento

¡No te preocupes! Puedes elegir directamente otro documento que se ajuste mejor a lo que buscas.

Paga como quieras, empieza a estudiar al instante

Sin suscripción, sin compromisos. Paga como estés acostumbrado con tarjeta de crédito y descarga tu documento PDF inmediatamente.

Student with book image

“Comprado, descargado y aprobado. Así de fácil puede ser.”

Alisha Student

Preguntas frecuentes